De XC7A50T-3FGG484E is geoptimaliseerd voor toepassingen met laag vermogen die seriële transceivers, hoge DSP en logische doorvoer vereisen. Bied de laagste totale materiaalkosten voor hoge doorvoer en kostengevoelige toepassingen.
De XC7A50T-3FGG484E is geoptimaliseerd voor toepassingen met laag vermogen die seriële transceivers, hoge DSP en logische doorvoer vereisen. Bied de laagste totale materiaalkosten voor hoge doorvoer en kostengevoelige toepassingen.
Functionele kenmerken
Geavanceerde krachtige FPGA-logica gebaseerd op echte opzoektabeltechnologie met 6 ingangen, configureerbaar als gedistribueerd geheugen.
36 Kb dual-port blok-RAM met ingebouwde FIFO-logica voor gegevensbuffering op de chip.
Hoogwaardige SelectIO™-technologie, ondersteunt DDR3-interfaces tot 1866 Mb/s.
Hoge snelheid seriële verbinding, ingebouwde gigabit transceiver, met snelheden variërend van 600 Mb/s tot maximaal 6,6 Gb/s en vervolgens tot 28,05 Gb/s, waardoor een speciale energiezuinige modus wordt geboden die is geoptimaliseerd voor chip-tot-chip-interfaces.
De door de gebruiker configureerbare analoge interface integreert een tweekanaals 12 bit 1MSPS analoog-digitaalomzetter en on-chip thermische en vermogenssensoren.
Digitale signaalprocessorchip, uitgerust met 25 x 18 vermenigvuldigers, 48 bit accumulator en pre-ladderdiagram voor hoogwaardige filtering, inclusief geoptimaliseerde symmetrische coëfficiëntfiltering.
Een krachtige klokbeheerchip die fasevergrendelde lussen en klokbeheermodules in hybride modus combineert, waardoor hoge precisie en lage jitter kunnen worden bereikt.
PCIe-geïntegreerd blok, geschikt voor maximaal x8 Gen3-eindpunt- en rootpoortontwerpen.
Meerdere configuratieopties, waaronder ondersteuning voor commodity-opslag, 256-bit AES-codering met HRC/SHA-256-authenticatie en ingebouwde SEU-detectie en -correctie.