De XC7A50T-3FGG484E is geoptimaliseerd voor toepassingen met een laag vermogen waarvoor seriële transceivers, hoge DSP en logische doorvoer vereisen. Bied de laagste totale materiaalkosten voor high-throughput en kostengevoelige toepassingen.
De XC7A50T-3FGG484E is geoptimaliseerd voor toepassingen met een laag vermogen waarvoor seriële transceivers, hoge DSP en logische doorvoer vereisen. Bied de laagste totale materiaalkosten voor high-throughput en kostengevoelige toepassingen.
Functionele kenmerken
Geavanceerde krachtige FPGA-logica op basis van echte 6-input opzoektabel Technologie, configureerbaar als gedistribueerd geheugen.
36 KB Dual Port Block RAM met ingebouwde FIFO-logica voor gegevensbuffering op chip.
High Performance Selectio ™ -technologie, ter ondersteuning van DDR3 -interfaces tot 1866 MB/s.
Hoge snelheid seriële verbinding, ingebouwde gigabit-transceiver, met snelheden variërend van 600 MB/s tot maximaal 6,6 GB/s en vervolgens tot 28,05 GB/s, wat een speciale modus met lage kracht biedt die is geoptimaliseerd voor chip tot chip-interfaces.
De gebruiker configureerbare analoge interface integreert een dual channel 12 bit 1MSPS analoog naar digitale converter en on-chip thermische en vermogenssensoren.
Chip voor digitale signaalprocessor, uitgerust met 25 x 18 multipliers, 48 bit accumulator en pre-ladderdiagram voor krachtige filtering, inclusief geoptimaliseerde symmetrische coëfficiëntfiltering.
Een krachtige Clock Management-chip die fase-vergrendelde loops en hybride modus klokbeheermodules combineert, in staat om een hoge precisie en lage jitter te bereiken.
PCIE Integrated Block, geschikt voor maximaal X8 Gen3 -eindpunt- en rootpoortontwerpen.
Meerdere configuratie-opties, waaronder ondersteuning voor grondstoffenopslag, 256 bit AES-codering met HRC/SHA-256-authenticatie en ingebouwde SEU-detectie en correctie.