XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I Kan een hogere kosteneffectiviteit bereiken in meerdere aspecten, waaronder logica, signaalverwerking, ingebed geheugen, LVDS I/O, geheugeninterfaces en transceivers. Artix-7 FPGA's zijn perfect voor kostengevoelige toepassingen die hoogwaardige functionaliteit vereisen.
De XCZU15EG-2FFVB1156I-chip is uitgerust met 26,2 Mbit ingebed geheugen en 352 invoer-/uitvoerterminals. 24 DSP-transceiver, geschikt voor stabiele werking bij 2400MT/s. Er zijn ook 4 10G SFP+glasvezelinterfaces, 4 40G QSFP glasvezelinterfaces, 1 USB 3.0-interface, 1 Gigabit-netwerkinterface en 1 DP-interface. Het bord heeft een zelfcontrolerende inschakelvolgorde en ondersteunt meerdere opstartmodi
Als lid van de FPGA-chip heeft de XCVU9P-2FLGA2104I 2304 programmeerbare logische eenheden (PL's) en 150 MB intern geheugen, wat een klokfrequentie tot 1,5 GHz oplevert. Voorzien van 416 invoer-/uitvoerpinnen en 36,1 Mbit gedistribueerd RAM. Het ondersteunt FPGA-technologie (Field Programmable Gate Array) en kan een flexibel ontwerp voor verschillende toepassingen realiseren
XCKU060-2FFVA1517I is geoptimaliseerd voor systeemprestaties en integratie onder het 20nm-proces en maakt gebruik van een enkele chip en de volgende generatie gestapelde silicium interconnect (SSI)-technologie. Deze FPGA is ook een ideale keuze voor DSP-intensieve verwerking die nodig is voor de volgende generatie medische beeldvorming, 8k4k-video en heterogene draadloze infrastructuur.
Het XCVU065-2FFVC1517I-apparaat biedt optimale prestaties en integratie op 20 nm, inclusief seriële I/O-bandbreedte en logische capaciteit. Als de enige high-end FPGA in de 20 nm-procesknooppuntindustrie is deze serie geschikt voor toepassingen variërend van 400G-netwerken tot grootschalig ASIC-prototypeontwerp/-simulatie.
Het XCVU7P-2FLVA2104I-apparaat biedt de hoogste prestaties en geïntegreerde functionaliteit op 14nm/16nm FinFET-nodes. AMD's 3D-IC van de derde generatie maakt gebruik van Stacked Silicon Interconnect (SSI)-technologie om de beperkingen van de wet van Moore te doorbreken en de hoogste signaalverwerking en seriële I/O-bandbreedte te bereiken om aan de strengste ontwerpvereisten te voldoen. Het biedt ook een virtuele ontwerpomgeving met één chip om geregistreerde routeringslijnen tussen chips te bieden om werking boven 600 MHz te bereiken en rijkere en flexibelere klokken te bieden.